<span id="6rh12"><output id="6rh12"></output></span><track id="6rh12"></track>

    1. <legend id="6rh12"></legend>
            1. <acronym id="6rh12"><blockquote id="6rh12"></blockquote></acronym>
            2. <optgroup id="6rh12"></optgroup>
              1. <ol id="6rh12"><blockquote id="6rh12"></blockquote></ol>
              2. <track id="6rh12"></track>

                    1. <legend id="6rh12"></legend>
                        <acronym id="6rh12"><blockquote id="6rh12"></blockquote></acronym> <optgroup id="6rh12"><em id="6rh12"><pre id="6rh12"></pre></em></optgroup>

                        1. <strong id="6rh12"><blockquote id="6rh12"></blockquote></strong>

                          LED顯示屏
                          【LED大屏網行業門戶網站】 服務熱線:400-6787-360 |投稿郵箱 |會員登錄 |免費注冊 |設為首頁 |加入收藏 |RSS |客戶服務
                          LED顯示屏
                          當前位置:LED大屏網 > 行業新聞 > > LED顯示屏發送卡設計
                          LED顯示屏發送卡設計
                          編輯:新雨 [ 2011-5-24 9:05:33 ] 文章來源:LED大屏網

                            2.1 基本框圖

                            在現有led顯示屏發送卡的基礎上,這里設計了一種無外接存儲體的led顯示屏發送卡,如圖1


                           

                          圖1 led顯示屏發送卡原理圖


                            該發送卡由DVI模塊、FPGA控制器、兩路千兆網輸出模塊構成。DVl解碼芯片將解碼得到的數據和控制信號傳給FPGA控制器,FPGA通過內部的RAM 進行緩存,并做了更換時鐘域和位寬變換的操作,然后將處理后的數據通過千兆網輸出。對分辨率1280×1024,刷新頻率為60Hz的實時視頻源,這里采用垂直分區的方法,即將滿屏數據平均分成兩路千兆網輸出,每一路千兆傳輸640X 1024,如圖2所示。

                           

                          圖2視頻數據分區圖


                            2.2 實現方法

                            由圖1的基本框圖看出,該發送卡的設計除了搭建好硬件平臺外,最重要的是FPGA控制器內部程序的設計。發送卡的FPGA控制器內部原理框圖如圖3所示。

                           

                          圖3 FPGA控制器的內部原理框圖


                            FPGA控制器的內部邏輯包括數據輸入模塊、雙口RAM 及其控制模塊、24bit轉8bit模塊、千兆網輸出模塊。數據輸入模塊將輸入的DVI信號(包括數據、時鐘、使能、行場同步信號)分配給后端的RAM 和RAM 控制模塊,并控制著整個系統的同步;RAM控制模塊控制RAM 的讀寫操作,尤其是對開始寫、寫停、開始讀、讀停這4個狀態的控制:從RAM 輸出的數據經過并串轉換后傳輸給千兆網輸出模塊,千兆網輸出模塊則按照一定的網絡格式將接收到的數據進行打包輸出 。圖2提到的將數據分區發送,該方法能夠將滿屏數據平均分成兩路千兆網輸出。以下就以垂直分區的方法分析其數據流向、時鐘變化和傳輸時間差。對于一路千兆網數據而言,采用1個雙口RAM設計,RAM 的深度設置為640,輸入和輸出字長均設置為24bit,讀寫時鐘和使能分別獨立,如圖4所示。

                          圖4一路千兆網數據傳輸的雙口RAM 配置


                            其中,數據輸入和寫時鐘分別為DVI解碼芯片解碼后的24bit圖像數據DVI-DATA [23:0]和時鐘WRAM_CLK,讀RAM 的時鐘為千兆網時鐘RMll-CLK (125M) 三分頻后得到的時鐘RRAM-CLK(41.66MHz),這樣,后端再通過一個24bit轉8bit模塊即可將數據進行實時傳輸。



                          圖5 24bit轉8bit模塊


                            如圖5所示,通過RRAM-CLK(41.66MHz)時鐘從RAM 中讀出一個像素的數據,然后再通過3個RMIl-CLK(125M)傳輸給千兆網,即做了一個實時的并串轉化。如此流水操作下去,當從RAM 中讀完640個像素時,千兆網控制模塊將停止讀RAM操作,等待下一行數據的到來。當DVI解碼后的下一行數據一旦往RAM 中存儲的時候(至少已經往其中存儲了1個像素),千兆網控制模塊又開始從RAM 中讀取數據,如此循環,直到第1024行數據的640個像素數據被傳輸完。

                            在這里,實時傳輸具有如下特點:(1)往RAM中存數據和從RAM 中取數據同時進行;(2)存RAM 的速度快,讀RAM 的速度慢;(3)對寫RAM操作,先把規定的數據存完,用時為t ,然后進入等待階段 (t=t1-t2為行周期);對讀RAM 操作,把存好數通過 的時間傳輸出去,必須滿足t3<t。

                           

                            標準的分辨率1280 X 1024,刷新頻率為60Hz的行時鐘為64KHz,周期為t=15.625微秒;而從RAM 中讀完半行像素(640個)數據的時間是:t3=(1/41.66MHz)X640=15.36微秒。顯然,在一個行周期里,只往外傳出半行的數據,傳輸時間差t-t3=265ns>0,且該時間差滿足千兆網傳輸所必需數據包間隔。由于寫RAM 的時鐘(108MHz)比讀RAM 的時鐘(41.66MHz)快得多,所以在寫RAM 的同時可以對RAM 進行讀操作(至少已經往RAM 存儲了1個像素),邊寫邊讀,實現了視頻數據的實時傳輸。同理,另外一路的千兆網設計與此相同。

                          LED顯示屏
                          編輯推薦
                          圖片新聞
                          • 西雅圖音樂體驗館在天空教堂活動現場采用巴可全新高分辨率LED顯示屏
                          • 洲明科技LED顯示屏產品為2011世園會添彩
                          • 榮膺“高新技術企業證書”后科技藍普再攀榮譽高峰
                          • 藍碩LED顯示屏帶你走進株洲湘江風光帶
                          • 上海藍碩140平米P16全彩LED顯示屏落戶徐州睢寧
                          新聞搜索
                          LED顯示屏
                          網媒聚焦
                          導航:單基色LED顯示屏 | 雙基色LED顯示屏 | LED條屏 | 全彩LED顯示屏 | 室內LED顯示屏 | LED廣告屏 | 室外LED顯示屏 | LED電子顯示屏 | LED幕墻 | LED顯示屏出租 | LED驅動
                          設為首頁 | 網站建設 | 商務信息 | LED顯示屏資訊 | 本站動態 | 關于LED大屏網 | 網站RSS | 網站地圖 | 友情鏈接
                          本站實名:LED大屏網 | LED大屏幕 | LED顯示屏 | 國際域名:www.ceramicstonewaredinnerware.com
                          版權所有© 2004-2011 深圳中投網絡信息技術有限公司 
                          郵箱:LED-100@3v.cn 客服QQ:點擊這里給我發消息 電話:+86-755-33019199(十二線) 傳真:+86-755-33010910
                          阳茎进去女人阳道图片动态_欧美性暴力变态XXXX_久久精品呦女漂亮人妻偷人精品视频_欧美又粗又大XXXXBBBB疯狂